企业商机
DDR一致性测试基本参数
  • 品牌
  • 克劳德
  • 型号
  • DDR一致性测试
DDR一致性测试企业商机

在进行接收容限测试时,需要用到多通道的误码仪产生带压力的DQ、DQS等信号。测 试 中 被 测 件 工 作 在 环 回 模 式 , D Q 引 脚 接 收 的 数 据 经 被 测 件 转 发 并 通 过 L B D 引 脚 输 出 到 误码仪的误码检测端口。在测试前需要用示波器对误码仪输出的信号进行校准,如DQS与 DQ的时延校准、信号幅度校准、DCD与RJ抖动校准、压力眼校准、均衡校准等。图5.21 展示了一整套DDR5接收端容限测试的环境。

DDR4/5的协议测试

除了信号质量测试以外,有些用户还会关心DDR总线上真实读/写的数据是否正确, 以及总线上是否有协议的违规等,这时就需要进行相关的协议测试。DDR的总线宽度很  宽,即使数据线只有16位,加上地址、时钟、控制信号等也有30多根线,更宽位数的总线甚  至会用到上百根线。为了能够对这么多根线上的数据进行同时捕获并进行协议分析,适  合的工具就是逻辑分析仪。DDR协议测试的基本方法是通过相应的探头把被测信号引到  逻辑分析仪,在逻辑分析仪中运行解码软件进行协议验证和分析。 DDR4/LPDDR4 一致性测试;河南DDR一致性测试

河南DDR一致性测试,DDR一致性测试

前面介绍过,JEDEC规范定义的DDR信号的要求是针对DDR颗粒的引脚上的,但 是通常DDR芯片采用BGA封装,引脚无法直接测试到。即使采用了BGA转接板的方 式,其测试到的信号与芯片引脚处的信号也仍然有一些差异。为了更好地得到芯片引脚 处的信号质量, 一种常用的方法是在示波器中对PCB走线和测试夹具的影响进行软件的 去嵌入(De-embedding)操作。去嵌入操作需要事先知道整个链路上各部分的S参数模型 文件(通常通过仿真或者实测得到),并根据实际测试点和期望观察到的点之间的传输函数, 来计算期望位置处的信号波形,再对这个信号做进一步的波形参数测量和统计。展示了典型的DDR4和DDR5信号质量测试环境,以及在示波器中进行去嵌入操作的 界面。河南DDR一致性测试用于 DDR、DDR2、DDR3、DDR4 调试和验证的总线解码器。

河南DDR一致性测试,DDR一致性测试

对DDR5来说,设计更为复杂,仿真软件需要帮助用户通过应用IBIS模型针对基于 DDR5颗粒或DIMM的系统进行仿真验证,比如仿真驱动能力、随机抖动/确定性抖动、寄 生电容、片上端接ODT、信号上升/下降时间、AGC(自动增益控制)功能、4taps DFE(4抽头 判决反馈均衡)等。

DDR的读写信号分离

对于DDR总线来说,真实总线上总是读写同时存在的。规范对于读时序和写时序的 相关时间参数要求是不一样的,读信号的测量要参考读时序的要求,写信号的测量要参考写 时序的要求。因此要进行DDR信号的测试,第一步要做的是从真实工作的总线上把感兴 趣的读信号或者写信号分离出来。JEDEC协会规定的DDR4总线的 一个工作时 序图(参考资料: JEDEC STANDARD DDR4 SDRAM,JESD79-4),可以看到对于读和写信 号来说,DQS和DQ间的时序关系是不一样的。

DDR-致性测试探测和夹具

DDR的信号速率都比较高,要进行可靠的测量,通常推荐的探头连接方式是使用焊接式 探头。还有许多很难在PCB板上找到相应的测试焊盘的情况(比如釆用盲埋孔或双面BGA 焊接的情况),所以Agilent还提供了不同种类的BGA探头,通过对板子做重新焊接将BGA 的Adapter焊接在DDR的memory chip和PCB板中间,并将信号引出。DDR3的 BGA探头的焊接例子。

DDR是需要进行信号完整性测试的总线中复杂的总线,不仅走线多、探测困难,而且 时序复杂,各种操作交织在一起。本文分别从时钟、地址、命令、数据总线方面介绍信号完 整性一致性测试的一些要点和方法,也介绍了自动化测试软件和测试夹具,但是真正测试DDR 总线仍然是一件比较有挑战的事情。 DDR 设计可分为四个方面:仿真、互连设计、有源信号验证和功能测试。

河南DDR一致性测试,DDR一致性测试

对于嵌入式应用的DDR的协议测试, 一般是DDR颗粒直接焊接在PCB板上,测试可 以选择针对逻辑分析仪设计的BGA探头。也可以设计时事先在板上留测试点,把被测信 号引到一些按一定规则排列的焊盘上,再通过相应探头的排针顶在焊盘上进行测试。

协议测试也可以和信号质量测试、电源测试结合起来,以定位由于信号质量或电源问题 造成的数据错误。图5.23是一个LPDDR4的调试环境,测试中用逻辑分析仪观察总线上 的数据,同时用示波器检测电源上的纹波和瞬态变化,通过把总线解码的数据和电源瞬态变 化波形做时间上的相关和同步触发,可以定位由于电源变化造成的总线读/写错误问题。 DDR、DDR2、DDR3、DDR4 调试和验证的总线解码器。贵州DDR一致性测试检修

DDR眼图测试及分析DDR稳定性测试\DDR2一致性测试;河南DDR一致性测试

以上只是 一 些进行DDR读/写信号分离的常用方法,根据不同的信号情况可以做选 择。对于DDR信号的 一 致性测试来说,用户还可以选择另外的方法,比如根据建立/保持 时间的不同进行分离或者基于CA信号突发时延的方法(CA高接下来对应读操作,CA低 接下来对应写操作)等,甚至未来有可能采用一些机器学习(Machine Learning)的方法对 读/写信号进行判别。读时序和写时序波形分离出来以后,就可以方便地进行波形参数或者 眼图模板的测量。

克劳德高速数字信号测试实验室 河南DDR一致性测试

与DDR一致性测试相关的文章
河北DDR一致性测试销售电话 2025-02-21

DDR5的接收端容限测试 前面我们在介绍USB3 . 0、PCIe等高速串行总线的测试时提到过很多高速的串行总线 由于接收端放置有均衡器,因此需要进行接收容限的测试以验证接收均衡器和CDR在恶劣 信 号 下 的 表 现 。 对 于 D D R 来 说 , D D R 4 及 之 前 的 总 线 接 收 端 还 相 对 比 较 简 单 , 只 是 做 一 些 匹配、时延、阈值的调整。但到了DDR5时代(图5 . 19),由于信号速率更高,因此接收端也 开 始 采 用 很 多 高 速 串 行 总 线 中 使 用 的 可 变 增 益 调 整 以 及 均 衡 器 技 术 , 这 也 使 得 ...

与DDR一致性测试相关的问题
信息来源于互联网 本站不为信息真实性负责