除了DDR以外,近些年随着智能移动终端的发展,由DDR技术演变过来的LPDDR (Low-Power DDR,低功耗DDR)也发展很快。LPDDR主要针对功耗敏感的应用场景,相 对于同一代技术的DDR来说会采用更低的工作电压,而更低的工作电压可以直接减少器 件的功耗。比如LPDDR4的工作电压为1. 1V,比标准的DDR4的1.2V工作电压要低一 些,有些厂商还提出了更低功耗的内存技术,比如三星公司推出的LPDDR4x技术,更是把 外部I/O的电压降到了0.6V。但是要注意的是,更低的工作电压对于电源纹波和串扰噪 声会更敏感,其电路设计的挑战性更大。除了降低工作电压以外,LPDDR还会采用一些额 外的技术来节省功耗,比如根据外界温度自动调整刷新频率(DRAM在低温下需要较少刷 新)、部分阵列可以自刷新,以及一些对低功耗的支持。同时,LPDDR的芯片一般体积更 小,因此占用的PCB空间更小。什么是DDR DDR2 DDR3 DDR4 DDR5;海南DDR一致性测试检查
DDR总线上需要测试的参数高达上百个,而且还需要根据信号斜率进行复杂的查表修 正。为了提高DDR信号质量测试的效率,比较好使用御用的测试软件进行测试。使用自动 测试软件的优点是:自动化的设置向导避免连接和设置错误;优化的算法可以减少测试时 间;可以测试JEDEC规定的速率,也可以测试用户自定义的数据速率;自动读/写分离技 术简化了测试操作;能够多次测量并给出一个统计的结果;能够根据信号斜率自动计算建 立/保持时间的修正值。海南DDR一致性测试检查DDR4 一致性测试平台插件。
由于DDR4的数据速率会达到3.2GT/s以上,DDR5的数据速率更高,所以对逻辑分析仪的要求也要很高,需要状态采样时钟支持1.6GHz以上且在双采样模式下支持3.2Gbps 以上的数据速率。基于高速逻辑分析仪的DDR4/5协议测试系统。图中是通过 DIMM条的适配器夹具把上百路信号引到逻辑分析仪,相应的适配器要经过严格测试,确 保在其标称的速率下不会因为信号质量问题对协议测试结果造成影响。目前的逻辑分析仪可以支持4Gbps以上信号的采集和分析。
在实际探测时,对于DDR的CLK和DQS,由于通常是差分的信号(DDR1和DDR2的 DQS还是单端信号,DDR3以后的DQS就是差分的了),所以 一般用差分探头测试。DQ信 号是单端信号,所以用差分或者单端探头测试都可以。另外,DQ信号的数量很多,虽然逐 个测试是严格的方法,但花费时间较多,所以有时用户会选择一些有代表性的信号进行测 试,比如选择走线长度长、短、中间长度的DQ信号进行测试。
还有些用户想在温箱里对DDR信号质量进行测试,比如希望的环境温度变化范围为-40~85℃,这对于使用的示波器探头也是个挑战。 一般示波器的探头都只能在室温下工 作,在极端的温度条件下探头可能会被损坏。如果要在温箱里对信号进行测试,需要选择一 些特殊的能承受高温的探头。比如一些特殊的差分探头通过延长电缆可以在-55~150℃ 的温度范围提供12GHz的测量带宽;还有一些宽温度范围的单端有源探头,可以在-40~ 85℃的温度范围内提供1.5GHz的测量带宽。 DDR DDR2 DDR3 DDR4 和 DDR5 内存带宽;
DDR的信号探测技术
在DDR的信号测试中,还有 一 个要解决的问题是怎么找到相应的测试点进行信号探 测。由于DDR的信号不像PCle、SATA、USB等总线 一 样有标准的连接器,通常都是直接 的BGA颗粒焊接,而且JEDEC对信号规范的定义也都是在内存颗粒的BGA引脚上,这就 使得信号探测成为一个复杂的问题。
比如对于DIMM条的DDR信号质量测试来说,虽然在金手指上测试是方便的找到 测试点的方法,但是测得的信号通常不太准确。原因是DDR总线的速率比较高,而且可能 经过金手指后还有信号的分叉,这就造成金手指上的信号和内存颗粒引脚上的信号形状差异很大。 DDR 设计和测试解决方案;海南DDR一致性测试检查
DDR4协议/功能调试和分析参考解决方案。海南DDR一致性测试检查
10Gbase-T总线测量为例做简单介绍。
10Gbase-T总线的测量需要按照图7-128来连接各种仪器和测试夹具。
10Gbase-T的输岀跌落/定时抖动/时钟频率要求用实时示波器测试;线性度/功率谱密度 PSD/功率电平要求用频谱分析仪测试;回波损耗要求用网络分析仪测试。
需要自动化测试软件进行各种参数测试,一般这个软件直接装在示波器内置的计算机里。 没有自动测试软件,测试是异常困难和耗时的工作。
测试夹具是测试系统的重要组成部分,测试仪器公司或一些专业的公司会提供工业标准 总线所用的测试夹具。当然也可以自己设计,自己设计时主要关注阻抗匹配、损耗、串扰等 电气参数,以及机械连接方面的连接可靠性和可重复性等可操作性功能。 海南DDR一致性测试检查
由于读/写时序不一样造成的另一个问题是眼图的测量。在DDR3及之前的规范中没 有要求进行眼图测试,但是很多时候眼图测试是一种快速、直观衡量信号质量的方法,所以 许多用户希望通过眼图来评估信号质量。而对于DDR4的信号来说,由于时间和幅度的余量更小,必须考虑随机抖动和随机噪声带来的误码率的影响,而不是做简单的建立/保 持时间的测量。因此在DDR4的测试要求中,就需要像很多高速串行总线一样对信号叠加 生成眼图,并根据误码率要求进行随机成分的外推,然后与要求的小信号张开窗口(类似 模板)进行比较。图5 . 8是DDR4规范中建议的眼图张开窗口的测量方法(参考资料: JEDEC STAN...