MIPI 组织主要致力于把移动通信设备内部的接口标准化从而减少兼容性问题并简化设计。下图是按照 MIPI 组织的设想未来智能移动通信设备的内部架构。
目前已经比较成熟的 MIPI 应用有摄像头的 CSI 接口、显示屏的 DSI 接口以及基带和射频间的 DigRF 接口。 UFS 、 LLI 等规范正在逐步制定和完善过程中。
CSI/DSI的物理层(PhyLayer)由专门的WorkGroup负责制定,其目前采用的物理层标准是DPHY。DPHY采用1对源同步的差分时钟和14对差分数据线来进行数据传输。数据传输采用DDR方式,即在时钟的上下边沿都有数据传输。 MIPI规范为IIoT应用程序提供了哪些好处;HDMI测试MIPI测试修理

MIPICSI/DSI的协议测试
对于从事MIPICSI/DSI的芯片和模块开发的用户来说,需要的是能够地验证被测件的功能及在各种可能出现的情况下的表现,依靠示波器提供的信号质量分析和协议解码功能就不太够了(主要是内存深度和触发功能的限制),这时的协议分析仪是个更好的选择,例如Agilent公司基于U4421A平台的MIPICSI/DSI的协议分析和信号激励方案。如图13.14所示,U4421A采用的也是AXIe的模块式结构,是插在AXle机箱里的一个分析模块,根据不同的License选件可以配置分析仪或训练器功能,或者两者兼有。 校准MIPI测试MIPI D-PHY物理层自动一致性测试;

MIPI-DSI接口电路构架
MIPI-DSI从机接口电路主要包括4个模块:物理传输层模块、通道管理层模块、协议层模块以及应用层模块。
物理传输层:接收时钟通道、数据通道0和数据通道1的高摆幅低功耗序列信号,并进行序列检测,当检测到高速接收请求时,时钟通道接收高速率低摆幅的差分DDR时钟信号,并进行四分频为数据处理逻辑提供并行数据传输时钟,数据通道接收高速率低摆幅的差分数据信号,并进行串并转换输出8位的并行数据到通道管理层,数据通道0在检测进入Escape模式时,则接收高摆幅低速率的数据和命令,并进行串并转换输出到通道管理层;在检测到TA(turnaround)请求时,则将从机的数据或命令进行串行化,以数据通道0发送给主机。
MIPI-DSI接口以MIPID-PHY协议定义的物理传输层为基础,DPHY定义的物理传输层多可支持4个数据通道,1个时钟通道,每个通道在低功耗模式时以1.2V的低速信号传输,在高速模式时则采用摆幅为200毫伏的低压差分信号传输,从而相对于现有的设备表现出更高性能,更低功耗,更低EMI和更少的引脚,LCOS显示芯片是一种硅基液晶微显示技术,常用与便携式移动电子设备中,如可穿戴式设备,要求具有很低的功耗,又要具有较高的显示分辨率。因此笔者设计了一种适用于LCOS显示芯片的MIPIDSI显示驱动接口,支持的分辨率为1280*720,帧率60Hz。MIPI CSI/DSI接口从物理层到协议层的整体测试方案;

数据线的LP信号质量测试;HDMI测试MIPI测试修理
MIPI-DS
IMIPI-DSI是一种应用于显示技术的串行接口,兼容DPI(显示像素接口,Display Pixel Interface)、DBI(显示总线接口,Display Bus Interface)和DCS(显示命令集,Display Command Set),以串行的方式发送像素信息或指令给外设,而且从外设中读取状态信息或像素信息,而且在传输的过程中享有自己的通信协议,包括数据包格式和纠错检错机制。下图所示的是MIPI-DSI接口的简单示意图。MIPI-DSI具备高速模式和低速模式两种工作模式,全部数据通道都可以用于单向的高速传输,但只有个数据通道才可用于低速双向传输,从属端的状态信息、像素等格式通过该数据通道返回。时钟通道于在高速传输数据的过程中传输同步时钟信号。此外,一个主机端可允许同时与多个从属端进行通信。 HDMI测试MIPI测试修理