自动化一致性测试
因为DDR3总线测试信号多,测试参数多,测试工作量非常大,所以如果不使用自动化 的方案,则按Jedec规范完全测完要求的参数可能需要7〜14天。提供了全自动的DDR测试 软件,包括:支持DDR2/LPDDR2的N5413B软件;支持DDR3/LPDDR3的U7231B软件; 支持DDR4的N6462A软件。DDR测试软件的使用非常简便,用户只需要 按顺序选择好测试速率、测试项目并根据提示进行参数设置和连接,然后运行测试软件即可。 DDR4测试软件使用界面的例子。 DDR3和 DDR4设计分成几个方面:仿真、有源信号验证和功能测试。用于电气物理层、协议层和功能测试解决方案。广东DDR一致性测试产品介绍
在进行接收容限测试时,需要用到多通道的误码仪产生带压力的DQ、DQS等信号。测 试 中 被 测 件 工 作 在 环 回 模 式 , D Q 引 脚 接 收 的 数 据 经 被 测 件 转 发 并 通 过 L B D 引 脚 输 出 到 误码仪的误码检测端口。在测试前需要用示波器对误码仪输出的信号进行校准,如DQS与 DQ的时延校准、信号幅度校准、DCD与RJ抖动校准、压力眼校准、均衡校准等。图5.21 展示了一整套DDR5接收端容限测试的环境。
DDR4/5的协议测试
除了信号质量测试以外,有些用户还会关心DDR总线上真实读/写的数据是否正确, 以及总线上是否有协议的违规等,这时就需要进行相关的协议测试。DDR的总线宽度很 宽,即使数据线只有16位,加上地址、时钟、控制信号等也有30多根线,更宽位数的总线甚 至会用到上百根线。为了能够对这么多根线上的数据进行同时捕获并进行协议分析,适 合的工具就是逻辑分析仪。DDR协议测试的基本方法是通过相应的探头把被测信号引到 逻辑分析仪,在逻辑分析仪中运行解码软件进行协议验证和分析。 天津自动化DDR一致性测试DDR4 和 LPDDR4 一致性测试应用软件提供了多种可以简化设计验证的关键功能。
(2)根据读/写信号的幅度不同进行分离。如果PCB走线长度比较 长,在不同位置测试时可能读/写信号的幅度不太一样,可以基于幅度进行触发分离。但是 这种方法对于走线长度不长或者读/写信号幅度差别不大的场合不太适用。
(3)根据RAS、CAS、CS、WE等控制信号进行分离。这种方法使用控制信号的读/写 来判决当前的读写指令,是可靠的方法。但是由于要同时连接多个控制信号以及Clk、 DQS、DQ等信号,要求示波器的通道数多于4个,只有带数字通道的混合信号示波器才能 满足要求,而且数字通道的采样率也要比较高。图5.11是用带高速数字通道的示波器触发 并采集到的DDR信号波形。
DDR-致性测试探测和夹具
DDR的信号速率都比较高,要进行可靠的测量,通常推荐的探头连接方式是使用焊接式 探头。还有许多很难在PCB板上找到相应的测试焊盘的情况(比如釆用盲埋孔或双面BGA 焊接的情况),所以Agilent还提供了不同种类的BGA探头,通过对板子做重新焊接将BGA 的Adapter焊接在DDR的memory chip和PCB板中间,并将信号引出。DDR3的 BGA探头的焊接例子。
DDR是需要进行信号完整性测试的总线中复杂的总线,不仅走线多、探测困难,而且 时序复杂,各种操作交织在一起。本文分别从时钟、地址、命令、数据总线方面介绍信号完 整性一致性测试的一些要点和方法,也介绍了自动化测试软件和测试夹具,但是真正测试DDR 总线仍然是一件比较有挑战的事情。 DDR4存储器设计的信号完整性。
由于读/写时序不一样造成的另一个问题是眼图的测量。在DDR3及之前的规范中没 有要求进行眼图测试,但是很多时候眼图测试是一种快速、直观衡量信号质量的方法,所以 许多用户希望通过眼图来评估信号质量。而对于DDR4的信号来说,由于时间和幅度的余量更小,必须考虑随机抖动和随机噪声带来的误码率的影响,而不是做简单的建立/保 持时间的测量。因此在DDR4的测试要求中,就需要像很多高速串行总线一样对信号叠加 生成眼图,并根据误码率要求进行随机成分的外推,然后与要求的小信号张开窗口(类似 模板)进行比较。图5 . 8是DDR4规范中建议的眼图张开窗口的测量方法(参考资料: JEDEC STANDARD DDR4 SDRAM,JESD79-4)。完整的 DDR4调试、分析和一致性测试.天津自动化DDR一致性测试
DDR5 一致性测试应用软件。广东DDR一致性测试产品介绍
由于DDR4的数据速率会达到3.2GT/s以上,DDR5的数据速率更高,所以对逻辑分析仪的要求也要很高,需要状态采样时钟支持1.6GHz以上且在双采样模式下支持3.2Gbps 以上的数据速率。基于高速逻辑分析仪的DDR4/5协议测试系统。图中是通过 DIMM条的适配器夹具把上百路信号引到逻辑分析仪,相应的适配器要经过严格测试,确 保在其标称的速率下不会因为信号质量问题对协议测试结果造成影响。目前的逻辑分析仪可以支持4Gbps以上信号的采集和分析。广东DDR一致性测试产品介绍
由于读/写时序不一样造成的另一个问题是眼图的测量。在DDR3及之前的规范中没 有要求进行眼图测试,但是很多时候眼图测试是一种快速、直观衡量信号质量的方法,所以 许多用户希望通过眼图来评估信号质量。而对于DDR4的信号来说,由于时间和幅度的余量更小,必须考虑随机抖动和随机噪声带来的误码率的影响,而不是做简单的建立/保 持时间的测量。因此在DDR4的测试要求中,就需要像很多高速串行总线一样对信号叠加 生成眼图,并根据误码率要求进行随机成分的外推,然后与要求的小信号张开窗口(类似 模板)进行比较。图5 . 8是DDR4规范中建议的眼图张开窗口的测量方法(参考资料: JEDEC STAN...