在四条通路之间,在以2.5 Gbps/路运行时,D-PHY 1.2信号的最大吞吐量约为10 Gbps。物理层信号有两种模式:高速(HS)模式和低功率(LP)模式。高速[HS]模式用于快速传送数据。在系统处于空闲时,低功率[LP]模式用来传送控制信息,以延长电池续航时间。HS和LP模式有不同的端接方式,系统应能够动态改变端接方式,以支持这两种模式
HS数据的速度越高,显示器能够支持的分辨率越高,影像的清晰度也就越好。数据速率与分辨率之间的关系,还要看一下其他几个参数。
●像素时钟:决定着像素传送的速率
●刷新速率:屏幕每秒刷新次数
●色彩深度:用来表示一个像素的颜色的位数像素时钟的推导公式如下:像素时钟=水平样点数x垂直行数x刷新速率。其中水平样点数和垂直行数包括水平和垂直消隐间隔。 数据线的LP信号质量测试;通信MIPI测试方案
2,MIPID-PHY测试项目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value 通信MIPI测试方案MIPI CSI、DSI、UFS、C-PHY、D-PHY、M-PHY概念理解;
1DSI驱动接口工作原理与电路构架
本文设计的MIPI-DSI接口具有一个时钟通道和两个数据通道,时钟通道支持高速DDR时钟的接收与恢复,支持*功耗状态(ULPS):数据通道0支持高速数据接收和低功耗模式下的双向传输,支持总线竞争检测:数据通道1住处高速数据接收及*功耗模式:单通道数据传输速率高达800Mbits/s,低功耗模式下数据传输速率8~IOMbits/s。
DSI接口工作原理
基于MIPI-DSI协议的显示驱动接口,具备视频模式和低功耗模式两种工作状态。在视频模式下,接收主机高速发送过来的图像数据,并转换成DPI并目格式输出到1COS驱动模块。在命令模式下,接收主机发送过来的的命令和数据,并转换成DBI总线格式输出到LCOS驱动模块。或者读取LCOS驱动模块的状态信息和数据,并转换成串行信号反向发送给主机。
国际移动行业处理器(MIPI)联盟日前正式发布了针对移动电话的显示器串行接口规范(DisplaySerialInterfaceSpecification,DSI)。DSI基于MIPI的高速、低功率可扩展串行互联的D-PHY物理层规范。
基于SLVS的物理层支持高达1Gbps的数据速率,同时产生极小的噪声。基于D-PHY技术,DSI增加了功能以满足移动设备显示子系统的需要,包括低功率模式、双向通信、16、18和24位像素的本国语言支持,并具备单一接口驱动4块显示屏的能力,以及对缓冲和非缓冲面板的支持。 MIPI物理层一致性测试是一种用于检测MIPI接口物理层性能是否符合规范的测试方法;
电路结构
在高速模式下,主机端的差分发送模块以差分信号驱动互连线,高速通道上呈现两种状态,differentia-0differential-1,从属端的高速接收单元将低摆幅的差分数据通过高速比较器转换成逻辑电平。在串行转并行模块中,高速时钟对数据进行双沿采样,将高速串行数据转换成两路并行数据,交给后续数字电路处理。高速接收单元的总体电路结构。
输入终端电阻由于输入数据信号频率高,需要进行阻抗匹配,因此在比较器的差分输入端dp/dn之间跨接了100欧姆终端电阻,由开关进行控制,当系统要进行高速数据传输时,就将该终端电阻使能。由于电阻值随工艺角、温度笔变化比较大,因此在终端电阳RO(50欧姆)的其础上增加了一个电阳,分别由三位控制信号控制,可通过改变控制字改变电阻大小,使终端电阻值在各工艺角及温度下均能满足协议要求。比较器终端电阻电路结松。 MIPI-DSI是MIPI联盟移动设备提出的一种高速,低功耗的串行接口,可高分辨率显示,降低显示模块功耗需求;通信MIPI测试方案
MIPI接口传视频速率;通信MIPI测试方案
高速运行的物理层D-PHY的物理层由一个时钟和四条数据通路[D0:D3]组成,可以以非常高的速度运行。物理层可以支持不同的协议层。例如,摄像机捕捉的影像可以通过采用CSI-2协议的D-PHY物理层传送到处理器,再传送到应用处理器,然后通过采用DSI协议的D-PHY物理层传送到显示器。这里的CSI和DSI指D-PHY上运行的协议。每条通路上的数据在使用V1.2标准时传送速率可以达到2.5Gbps,在使用V2.1标准时可以达到4.5Gbps,从而可以传送高分辨率和高清晰度的影像。通信MIPI测试方案
MIPI信号完整性测试是一种测试方法, 用于检查MIPI接口传输的信号是否具有稳定性和可靠性。在MIPI接口中,由于信号速率很高,需要确保信号传输的完整性和准确性,以避免数据丢失或出现错误。 MIPI信号完整性测试通常包括以下方面: 1.噪声测试:检测信号波形中的噪声水平,了解噪声对信号的影响,并确定信号噪声的能力以确保传输数据的可靠性。 2.抖动测试:测试信号波形在某些时刻出现的随机抖动,评估其对信号传输的影响,并确定抖动的性能指标。 3.失真测试:检查信号在传输过程中是否发生失真,并分析失真的原因及其对信号的影响,从而确定信号失真的能力。 通过对MI...